F2806x Piccolo 系列微控制器為 C28x 內核和并行加速器 (CLA) 供電,此內核和 CLA 與低引腳數(shù)量器件中的高集成控制外設向耦合。 該系列的代碼與以往基于 C28x 的代碼相兼容,并且提供了很高的模擬集成度。
一個內部穩(wěn)壓器實現(xiàn)了單電源軌運作。 對 HRPWM 模塊實施了改進,以提供雙邊緣控制 (調頻)。 增設了具有內部 10 位基準的模擬比較器,并可直接對其進行路由以控制 PWM 輸出。 ADC 可在 0V 至 3.3V 固定全標度范圍內進行轉換操作,并支持公制比例 VREFHI  / VREFLO  基準。 ADC 接口專門針對低開銷/低延遲進行了優(yōu)化。
高效 32 位 CPU (TMS320C28x?) 90MHz(11.11ns 周期時間) 16 x 16 和 32 x 32 介質訪問控制 (MAC) 運算 16 x 16 雙 MAC 哈佛 (Harvard) 總線架構 連動運算 快速中斷響應和處理 統(tǒng)一存儲器編程模型 高效代碼(使用 C/C++ 和匯編語言) 浮點單元 本地單精度浮點運算 可編程平行加速器 (CLA) 32 位浮點算術加速器 獨立于主 CPU 之外的代碼執(zhí)行 Viterbi、復雜算術、循環(huán)冗余校驗 (CRC) 單元 (VCU) 擴展 C28x? 指令集以支持復雜乘法、Viterbi 運算、和循環(huán)冗余校驗 (CRC) 嵌入式存儲器 高達 256KB 閃存 高達 100KB RAM